Altium Designer的项目种类

Old Content - visit altium.com/documentation

Altium Designer支持各种项目。以下是对各项目的简要说明。

PCB项目(*.PrjPcb)

用于制作印刷电路板的成套设计文件。
电路被设计成原理图的形式,而原理图由元器件符号库放置连接在一起构建而成。该设计能够转换成PCB编 辑器,其中每一个元器件实例会变成封装(模式),而电路导线会变成点对点连接线。需要定义最终PCB的形状和电路板所包括的物理层。设计规则能够详细说明 路径宽度、间距等布局要求。在电路板中定位各元器件,再通过布线手动或自动替换连接线。完成设计后,将生成用于装配空白板、安装组装机的标准格式输出文 件。

FPGA项目 (*.PrjFpg)

用于编辑字段可编程门阵列的成套设计文件。
利用原理图或HDL代码(VHDL或Verilog)可捕获该设计。通过在项目中增加约束文件来 详细说明目标设备、内部网对设备的引脚映射、网频率要求、时钟引脚分配等设计要求。设计合成将源数据以EDIF标准文件的格式转换为低水平的门形式。设备 供应商提供工具处理EDIF数据并试图放置和按路线发送该设计,使之适应指定的目标设备,如果成功的话,将生成一个设备驱动程序文件。适于开发板的目标设 备再执行并测试该设计。

Embedded项目 (*.PrjEmb)

用于制作电子产品中可嵌入正在运行的处理器中的软件应用的成套设计文件。
源设计被捕获成C语言或汇编语言。编码结束后,所有的源文件被编译成汇编语言。汇编程序再将其转换成机器语言(目标代码)。源文件再连接在一起,映入置顶 的存储空间,生成一个目标导向型输出文件。

核心项目(*.PrjCor)

用于制作在FPGA中可实现的功能元器件的EDIF 表示(模式)的成套设计文件。
利用原理图或HDL代码(VHDL或Verilog)可捕获该设计。通过在项目中增加约束文件来详细说明所支持的目标设备。设计合成将源数据以EDIF标 准文件的格式转换为低水平的门形式。在原理图板上绘制元器件符号代表各元器件并引用其EDIF描述。

集成库 (*.LibPkg) & (*.IntLib)

用于生成集成库的成套设计文件。
在元器件库编辑器里绘制原理图符号并定义模型参考。参考模型包括PCB封装、电路仿真模型、信号完整性模型和三维机械模型。集成库套装 (*.LibPkg)中加入包含模型的文件并明确查找路径用于识别其位置。源原理图符号元器件库和指定模型被编译成一个文件,即集成库。

脚本项目 (*.PrjScr)

存储一个以上Altium Designer脚本的成套设计文件。
当Altium Designer中执行脚本操作时,会解释成套指令。脚本的写入和调试在同一环境里执行。脚本有两种类型——脚本单元和脚本形式。脚本单元通过DXP应用 程序接口在设计文件里修改设计目标。脚本形式控制主机,且同样通过DXP应用程序接口提供Altium Designer中作用于设计文件的脚本对话框。

You are reporting an issue with the following selected text and/or image within the active document: